## Быстродействие процессора (ПР)

- 1 Расчет быстродействия ПР.
  - 1.1 Производительность и быстродействие.
  - 1.2 Расчет быстродействия процессора по микропрограмме командного цикла.
  - 1.3 Примеры расчета быстродействия.

#### 2 Повышение быстродействия.

- 2.1 Время выполнения микрокоманды.
- 2.2 Число выполняемых микрокоманд.
- 2.3 Время обращения к памяти.
- 2.4 Число обращений к памяти.
- 2.5 Сверхоперативная память.
- 2.6 Применение очереди команд.
- 2.7 Параллельное выполнение команд

- Знать: Методы расчета производительности и быстродействия процессора. Способы повышения быстродействия за счет: сокращения времени выполнения микрокоманды (МК) и уменьшения среднего числа выполняемых МК; сокращения времени обращения к ЗУ и уменьшения числа обращений к ЗУ; использования сверхоперативной памяти; параллельного выполнения команд.
- <u>Уметь:</u> рассчитать производительность и номинальное быстродействие процессора с учетом вероятностей выполнения отдельных задач и команд.
- Помнить: о сочетании различных способов повышения быстродействия при проектировании процессоров.
- Литература: [1,14].

## 1 Расчет быстродействия ПР

- 1.1 Производительность и быстродействие
- Используются два основных показателя, характеризующие среднюю скорость обработки информации в ЭВМ: производительность W и быстродействие V.
- *Производительность* определяется числом задач, решаемых ЭВМ в единицу времени:  $W=1/T_{\rm W}$  (задач/сек), где  $T_{\rm W}$  среднее время решения задачи:

$$T_{W} = \sum_{i=j}^{J} T_{j} \times P_{j}, \qquad W = \frac{1}{T_{W}},$$

где  $T_j$  – время, а  $P_j$  – вероятность решения задачи іго типа; J – число типов задач.

- *Быстродействие* определяется числом команд, выполняемых ЭВМ (ПР) в единицу времени.
- Время выполнения команд зависит от типа команды (вида операции, способов адресации, модификации команды и т.п.) и от разрядности и формы представления данных.
- Среднее (средневзвешенное) время выполнения команды (t<sub>V</sub>) и номинальное быстродействие ПР (V) зависят от вероятностей появления различных команд и определяются следующим образом:

$$t_{V} = \sum_{i=1}^{I} t_{i} \times p_{i}, \qquad V = \frac{1}{t_{V}},$$

где  $t_i$  — время, а  $p_i$  — вероятность выполнения команды і-го типа; I — число типов команд.

## Зависимость номинального быстродействия процессора от класса решаемых задач

| Команда            | Время               | Вероятность появления |                     |
|--------------------|---------------------|-----------------------|---------------------|
|                    | выполнения команды  | команды               |                     |
|                    |                     | задача 1              | задача 2            |
| К1                 | 1×10 <sup>-6</sup>  | 0,1                   | 0,9                 |
| К2                 | 10×10 <sup>-6</sup> | 0,9                   | 0,1                 |
| Быстродействие ПР× |                     | 110×10 <sup>3</sup>   | 526×10 <sup>3</sup> |

$$V_1 = 1/(1 \times 10^{-6} \times 0, 1 + 10 \times 10^{-6} \times 0, 9) = 110 \times 10^3,$$
  
 $V_2 = 1/(1 \times 10^{-6} \times 0, 9 + 10 \times 10^{-6} \times 0, 1) = 526 \times 10^3.$ 

## 1.2 Расчет быстродействия процессора по микропрограмме командного цикла

- Расчет быстродействия рассматривается на примере процессора, состоящего из центрального устройства управления (ЦУУ) и арифметико-логического устройства (АЛУ). Каждое из устройств (ЦУУ и АЛУ) может быть разделено на операционную часть (ОЧ ЦУУ и ОЧ АЛУ) и управляющую часть (управляющий автомат УА) (УА ЦУУ и УА АЛУ).
- В операционной части (ОЧ) АЛУ могут быть выделены регистры: признаков (RP), аккумулятор (АС). В ОЧ ЦУУ могут быть выделены регистры: команд (RC), указателя стека (SP), а также программный счетчик (PC).
- Процессор имеет следующие внешние шины: адреса (ША), данных (ШД) и управления (ШУ). С помощью этих шин к нему подключено запоминающее устройство (ЗУ), которое имеет регистр адреса (RA) и регистр ввода-вывода (RI/O).

### Структура процессора и ЗУ



#### Микропрограмма командного цикла



### Среднее время выполнения команды

$$t_V = \alpha \times \tau_{IJYY} + \beta \times T_{3Y} + C \times T_{AJIY}$$

- α среднее число микрокоманд, выполняемых в микропрограмме командного цикла, с учетом вероятностей ветвлений;
- β среднее число обращений к ЗУ, выполняемых в микропрограмме командного цикла, с учетом вероятностей ветвлений;
- С среднее число запусков АЛУ, выполняемых в микропрограмме командного цикла, с учетом вероятностей ветвлений;
- $\tau_{\text{ЦУУ}}$  время выполнения микрокоманды в ЦУУ;  $T_{3V}$  время обращения к ЗУ;
- $T_{AЛУ}$  среднее (средневзвешенное) время выполнения операции в АЛУ.

## Время выполнения микрокоманды в ЦУУ

- Длительность тактового периода:  $\tau_{\text{ЦУУ}} = t_{\textit{O}\textit{4} \, \textit{U} \textit{Y} \textit{Y}} + t_{\textit{Y}\textit{4} \, \textit{U} \textit{Y} \textit{Y}}.$
- Тактовая частота работы ВУ:  $F = 1/\tau_{\text{ЦУУ}}$ .
- Время задержки сигнала в ОУ:  $t_{OY \coprod VY} = \max\{t_1, ..., t_s, ..., t_S\}$ , где  $t_s$  время выполнения s-й микрооперации (МО), S число МО. Время задержки сигнала в УЧ ЦУУ определяется аналогично.
- Время выполнения МО определяется глубиной логической схемы:  $t_{MO} = \tau_3 \times (l_{KC} + l_T)$ , где  $\tau_3$  время задержки сигнала на логическом элементе;  $l_{KC}$  глубина логической схемы (число логических элементов, через которые проходит сигнал в комбинационной схеме при выполнении МО);  $l_T$  число логических элементов, через которые проходит сигнал при фиксации результата в триггерах.

## Время выполнения операции в АЛУ

• Среднее (средневзвешенное) время выполнения операции в АЛУ  $(T_{AЛУ})$  зависит от вероятностей появления различных операций и определяется следующим образом:

$$T_{AJIY} = \sum_{k=1}^{K} t_k \times q_k,$$

где  $t_k$  — время, а  $q_k$  — вероятность выполнения операции k-го типа; K — число типов операций в АЛУ. Причем, если  $p_k$  — вероятность выполнения арифметической команды (k=1,...,K), то

$$q_k = \frac{p_k}{\sum_{k=1}^K p_k}, \qquad \sum_{k=1}^K q_k = 1.$$

• Время выполнения в АЛУ k-й операции  $t_k$  можно рассчитать по формуле:

$$t_{k} = \tau_{A\Pi Y} \sum_{s=1}^{S} L_{ks} \times r_{ks},$$

где  $\tau_{AЛУ}$  – время выполнения микрокоманды (МК) в АЛУ,  $r_{ks}$  – вероятность выполнения, а  $L_{ks}$  – число МК в s-м фрагменте микропрограммы; S – число фрагментов в микропрограмме k-й операции АЛУ.

• Среднее время выполнения операции в АЛУ можно представить следующим образом:

$$\begin{split} T_{A\Pi Y} &= \tau_{A\Pi Y} \sum\limits_{k}^{K} q_k \sum\limits_{s=1}^{S} L_{ks} \times r_{ks} = \tau_{A\Pi Y} \times D, \\ D &= \sum\limits_{k}^{K} q_k \sum\limits_{s=1}^{S} L_{ks} \times r_{ks}. \end{split}$$

# Время работы АЛУ при выполнении команд

- Среднее время работы АЛУ при выполнении арифметико-логических команд можно представить следующим образом:  $C \times T_{A \Pi V} = C \times D \times \tau_{A \Pi V} = \gamma \times \tau_{A \Pi V}$ где С – среднее число запусков АЛУ, выполняемое в микропрограмме командного цикла, с учетом вероятностей ветвлений;  $\gamma = C \times D$  – среднее число микрокоманд, выполняемое в АЛУ, определенное с учетом вероятностей ветвлений и среднего числа запусков АЛУ;
- Тогда формула для расчета времени выполнения команды примет следующий вид:

$$t_V = \alpha \times \tau_{IJYY} + \beta \times T_{3Y} + \gamma \times \tau_{AJIY}$$

#### 1.3 Примеры расчета быстродействия

Задача 1. Рассчитать быстродействие процессора для следующих исходных данных:

 $\tau_{\text{IJYY}} = \tau_{\text{AJIY}} = 0.01 \text{ MKC}; T_{3\text{Y}} = 0.05 \text{ MKC}; \alpha = 8; \beta = 2; \gamma = 10.$ 

$$V=1/t_V;\ t_V=\alpha\times\tau_{\text{ЦУУ}}+\beta\times T_{3\text{У}}+\gamma\times\tau_{\text{АЛУ}}.$$
 
$$t_V=8\times0,01+2\times0,05+10\times0,01=0,28\ (\text{мкc}).$$
 
$$V=1/t_V=3,57\times10^6=3\ 570\ 000\ \text{команд/сек}.$$

**Задача 2.** Определить быстродействие АЛУ для следующих исходных данных:  $t_V = 1$  мкс;  $\tau_{\text{ЦУУ}} = 0.02$  мкс;  $T_{\text{ЗУ}} = 0.05$  мкс;  $\alpha = 2.5$ ;  $\beta = 2$ ; C = 0.6.

$$\begin{split} &V_{\text{АЛУ}} = 1/\text{T}_{\text{VАЛУ}}; \ t_{\text{V}} = \alpha \times \tau_{\text{ЦУУ}} + \beta \times \text{T}_{3\text{Y}} + \text{C} \times \text{T}_{\text{АЛУ}}. \\ &1 = 2,5 \times 0,02 + 2 \times 0,05 + 0,6 \times \text{T}_{\text{АЛУ}}; \ 1 = 0,05 + 0,1 + 0,6 \times \text{T}_{\text{АЛУ}}; \\ &T_{\text{АЛУ}} = 0,85/0,6 = 1,42 \ \text{мкc}; \ V_{\text{АЛУ}} = 0,71 \times 10^6 = \ \text{операций/сек}. \end{split}$$

## 2 Повышение быстродействия

2.1 Время выполнения микрокоманды

#### Выбор быстродействующей элементной базы

• Переход на более быстродействующую элементную базу с меньшим временем задержки сигналов  $\tau_3$ .

$$t_{V} = \alpha \times \tau_{UVV} + \beta \times T_{3V} + \gamma \times \tau_{AJV}$$
. Пусть  $\tau_{UVV} = \tau_{AJV} = \tau = \omega \times \tau_{3}$ , где  $\omega$  — глубина логических схем в ЦУУ и АЛУ. Тогда  $t_{V} = \beta \times T_{3V} + (\alpha + \gamma) \times \omega \times \tau_{3}$ .  $\Delta t_{V} = (\alpha + \gamma) \times \omega \times \Delta \tau_{3}$ .

#### Уменьшение глубины логических схем

• Уменьшение глубины логических схем ω приводит к повышению быстродействия, которое можно оценить следующим образом.

$$t_V = \beta \times T_{3V} + (\alpha + \gamma) \times \omega \times \tau_3$$
.  $\Delta t_V = (\alpha + \gamma) \times \tau_3 \times \Delta \omega$ .

#### Конвейерное выполнение микрокоманд

• Повысить быстродействие процессора позволяет введение (обычно двухступенчатого) конвейера микрокоманд сокращающее время выполнения микрокоманды (МК) т.

$$\begin{split} &t_{V} \!\!=\!\! \alpha \!\!\times\!\! \tau_{\text{ЦУУ}} \!\!+\!\! \beta \!\!\times\!\! T_{3\text{У}} \!\!+\!\! \gamma \!\!\times\!\! \tau_{\text{АЛУ}} \!\!, \\ &\Pi\text{усть } \tau_{\text{ЦУУ}} \!\!=\!\! \tau_{\text{АЛУ}} \!\!=\!\! \tau, \text{ где } \tau \!\!=\!\! \tau_{\text{УУ}} \!\!+\!\! \tau_{\text{ОУ}} \!\!. \text{ Тогда} \\ &t_{V} \!\!=\!\! \beta \!\!\times\!\! T_{3\text{Y}} \!\!+\!\! (\alpha^{+} \!\!+\!\! \gamma^{+}) \!\!\times\!\! \tau_{\text{K}}, \end{split}$$

 $\tau_{K} = \tau_{BP} + \max\{\tau_{yy}, \tau_{Oy}\} -$ время выполнения МК с конвейерным регистром МК,  $\tau_{BP}$  – время задержки сигнала на конвейерном регистре микрокоманд,  $\alpha^{+} \geq \alpha$  и  $\gamma^{+} \geq \gamma$  (число МК может возрасти).  $\Delta \tau = \tau - \tau_{K}$ .

$$\Delta t_V = (\alpha^+ + \gamma^+) \times \Delta \tau$$
.

#### 2.2 Число выполняемых микрокоманд

• Повысить быстродействие процессора позволяет сокращение среднего числа выполняемых микрокоманд δ.

$$\begin{split} &t_{V} = \alpha \times \tau_{\text{ЦУУ}} + \beta \times T_{3\text{У}} + \gamma \times \tau_{\text{АЛУ}}. \\ &\Pi\text{усть } \tau_{\text{ЦУУ}} = \tau_{\text{АЛУ}} = \tau \text{ и } (\alpha + \gamma) = \delta. \text{ Тогда} \\ &t_{V} = \beta \times T_{3\text{Y}} + \delta \times \tau^{+}, \text{ a } \Delta t_{V} = \tau^{+} \times \Delta \delta, \end{split}$$

где т<sup>+</sup>≥т. Уменьшение числа выполняемых в микропрограмме МК  $\delta$  обычно сопровождается увеличением сложности выполняемых в них микроопераций. В результате может возрасти время выполнения микроопераций и, как следствие, время выполнения МК.

#### 2.3 Время обращения к памяти

• Повысить быстродействие процессора позволяет сокращение времени обращения к запоминающему устройству  $T_{3y}$ .

$$t_V = \alpha \times \tau_{IJYY} + \beta \times T_{3Y} + \gamma \times \tau_{AJIY}.$$
  
 $\Delta t_V = \beta \times \Delta T_{3Y}.$ 

- Уменьшить время обращения к ЗУ можно используя более быстродействующее ЗУ.
- Возможно применение структурных методов повышения быстродействия ЗУ, например, расслоение обращений.
- Повышение быстродействия шин, связывающих процессор и ЗУ, также способствует снижению времени обращения к ЗУ.

#### Организация взаимодействия процессора с ЗУ

- Асинхронное взаимодействие. Процессор после запуска ЗУ ожидает от него (время  $T_{3y}$ ) сигнала подтверждения завершения обращения ( $P_{3y}=1$ ).
- Синхронное взаимодействие. В процессоре на обращение к ЗУ отводится фиксированное число  $\lambda$  тактов:  $T_{3y} = \lambda \times \tau_{\text{Цуу}}$ , достаточное для выполнения обращения к ЗУ.  $t_V = \tau_{\text{Цуу}}(\alpha \times + \beta \times \lambda) + \gamma \times \tau_{\text{Алу}}$ .
- Синхронное взаимодействие в микрокоманде. При малом времени обращения к ЗУ, сравнимом с временем выполнения других микроопераций (МО) в ЦУУ, они могут быть включены в МК наравне с другими МО. Обращение к ЗУ осуществляется во время выполнения одной МК.  $t_V = \alpha \times \tau_{\text{ЦУУ}} + \gamma \times \tau_{\text{АЛУ}}$ .

#### 2.4 Число обращений к памяти

• Повысить быстродействие процессора позволяет сокращение среднего числа β обращений к ЗУ, выполняемых в микропрограмме командного цикла.

$$\begin{aligned} &t_{V} = \alpha \times \tau_{IIYY} + \beta \times T_{3Y} + \gamma \times \tau_{AJIY}. \\ &\Delta t_{V} = T_{3Y} \times \Delta \ \beta. \end{aligned}$$

Число обращений к ЗУ уменьшается при увеличении объема регистрового файла процессора, так как промежуточные результаты вычислений могут быть сохранены в регистрах процессора. При этом предполагается, что имеются необходимые для обработки данных команды типа регистр-регистр.

#### 2.5 Сверхоперативная память

• Повысить быстродействие процессора позволяет введение в его состав быстрого сверхоперативного ЗУ (СОЗУ) ( $T_{CO3y}$ << $T_{3y}$ ), к которому и идет большая часть обращений ( $\beta_{CO3y}$ >> $\beta_{3y}$ ).

$$\begin{split} & t_{\text{V}} = \alpha \times \tau_{\text{IJVY}} + \beta \times T_{3\text{Y}} + \gamma \times \tau_{\text{AJIY}}. \\ & t_{\text{V}} = \alpha \times \tau_{\text{IJVY}} + (\beta_{\text{CO3Y}} \times T_{\text{CO3Y}} + \beta_{3\text{Y}} \times T_{3\text{Y}}) + \gamma \times \tau_{\text{AJIY}}. \\ & (\beta_{\text{CO3Y}} \times T_{\text{CO3Y}} + \beta_{3\text{Y}} \times T_{3\text{Y}}) < \beta \times T_{3\text{Y}}. \\ & \textit{Hanpumep, } \beta = 2; \ T_{3\text{Y}} = 0,5 \ \textit{mkc; } \beta \times T_{3\text{Y}} = 1 \ \textit{mkc}. \\ & \beta_{\text{CO3Y}} = 1,8; \ T_{\text{CO3Y}} = 0,1; \ \beta_{3\text{Y}} = 0,2; \\ & \beta_{\text{CO3Y}} \times T_{\text{CO3Y}} + \beta_{3\text{Y}} \times T_{3\text{Y}} = 1,8 \times 0,1 + 0,2 \times 0,5 = 0,28 \ \textit{mkc}. \end{split}$$

• Основные виды СОЗУ: регистровый файл, очередь команд, КЭШ-память.

#### 2.6 Применение очереди команд

- Очередь команд (ОК) быстродействующее ЗУ, обычно строится на основе регистров, работающих по принципу FIFO. Используется для сокращения времени на выборку команд.
- ОК часто входит в состав устройства предварительной выборки команд (УПВК). УПВК с помощью собственного управляющего автомата пополняет очередь команд параллельно с работой ЦУУ (при наличии свободных циклов шины).
- Эффективность применения ОК значительно снижается при выполнении команд переходов. При переходах очередь обычно очищается (потом её снова надо заполнять).

## ПР с предварительной выборкой команд



## Предварительная выборка команд



## Выборка команд с дешифрацией переходов УПВК





#### Выборка команды, на которую делается переход



## 2.7 Параллельное выполнение команд Процессоры с параллельным выполнением операций

- VLIW процессоры с очень длинным командным словом, характеризуемые следующими чертами:
  - длинное командное слово позволяет задать в команде совокупность параллельно выполняемых операций на параллельно работающих функциональных блоках;
  - подготовка таких программ возлагается на компилятор;
  - окно исполнения (число активных команд) не может быть очень большим в виду отсутствия у компилятора информации о зависимостях, формируемых динамически, в процессе выполнения программы.

## Конвейерные процессоры

- Выполнение команды разделяется на стадии обработки, соответствующие ступеням конвейера. Организуется непрерывное выполнение потока команд. Выполнение очередной команды завершается через время, затрачиваемое на прохождение одной ступени конвейера.
- Используются независимые аппаратные средства для каждой ступени с автономными устройствами управления с целью распараллеливания выполнения команд на разных стадиях обработки.
- Наиболее эффективно конвейер работает, если времена выполнения на каждой ступени командного цикла равны.

#### Суперконвейерные процессоры

- Эффективность конвейера находится в прямой зависимости от того, с какой частотой на его вход подаются команды. Добиться п-кратного увеличения темпа работы конвейера можно с помощью суперконвейеризации.
- Суперконвейерное выполнение команд основано на разбиении каждой ступени конвейера на п «подступеней» при одновременном повышении тактовой частоты также в п раз. Количество ступеней конвейера увеличивается, как за счёт добавления новых ступеней, так и путём дробления имеющихся ступеней на несколько простых подступеней.

#### Суперскалярные процессоры

- Быстродействие процессора зависит от того, сколько конвейеров команд в нем используется. Добиться п-кратного увеличения быстродействия можно с помощью включения в состав процессора п конвейеров, работающих с перекрытием. В результате получаются, так называемые суперскалярные процессоры.
- Суперскалярные процессоры это такие процессоры, которые одновременно выполняют более одной скалярной команды. Это достигается за счёт включения в состав процессоров нескольких самостоятельных функциональных (исполнительных) блоков, каждый из которых отвечает за свой класс операций и может присутствовать в процессоре в нескольких экземплярах.